کتاب FPGA VHDL – سید رضی
۱۳,۵۰۰ تومان
(همراه با CD برنامه های VHDL و ابزارهای برنامه ریزی FPGA و Powerpoint شکل ها، جداول و …)
(طراحی خودکار مدارهای دیجیتال با FPGA و زبان توصیف سخت افزار VHDL)
مؤلف: دکتر جسن سیدرضی
انتشارات: ناقوس
توضیحات
کتاب طراحی خودکار مدارهای دیجیتال با FPGA و زبان توصیف سخت افزار VHDL اثر دکتر حسن سید رضی از انتشارات ناقوس به چاپ رسیده است.
VHDL یک زبان قدرتمند با ساختارهای متعدد در جهت توصیف سخت افزار می باشد که مدارهای مجتمع FPGA پیاده سازی می شوند. FPGA تراشه ای با سرعت بالا با امکان به روز رسانی سخت افزار است که در ابعاد کوچک با قیمت پائین ساخته می شود که به دلیل وجود نرم افزارهای شبیه سازی قدرتمند بسیار ساده تر می شود. کتاب حاضر مناسب دانشجویان کارشناسی رشته سخت افزار، کامپیوتر و نرم افزار می باشد. این کتاب ساختار FPGA و کاربرد VHDL را طراحی خودکار مدارهای دیجیتال، توصیف زبان سخت افزار VHDL، نوع سیگنال، نوع سیگنال، برنامه های فرعی، توابع و پکیج ها، نمونه هایی از برنامه ها و مدارهای دیجیتال، طراحی و جمع کننده ها، مولتی پلکسرها، فلیپ فلاپ ها، کاربرد آن ها در طراحی، ماشین حالت، اثبات ها، کنتورها و حافظه ها را بررسی کرده است. در ابتدای هر فصل هدف و چشم انداز هر موضوع با زبانی ساده و روان با استفاده از مثال ها و برنامه های اجرا شده با ابزار های FPGA بیان شده است.
ویژگیها
توضیحات تکمیلی
وزن | 450 گرم |
---|---|
ابعاد | 240 × 170 میلیمتر |
موضوع | مهندسی کامپیوتر |
تعداد صفحه | 293 |
قطع | وزیری |
نوع جلد | جلد نرم |
نوبت چاپ | 3 |
سال انتشار | 1390 |
برشی از متن کتاب
برشی از متن کتاب
“چون باید چند بار ورودی به مدار اعمال کرد، لذا آرایه ای از رکورد فوق را باید تعریف نمود. این آرایه در عبارت (2) به نام input-array به صورت نامحدود از نوع رکورد input- circuit تعریف شده است . به این ترتیب تا اینجا آرایه از از نوع رکورد تعریف شده است. حال باید آرایه ای از مقادیر ثابت constant تعریف نمود که شامل ورودی های لازم یا وکتور تست برای اعمال به مدار اصلی (mux) وتست ان در زمان شبیه سازی باشد. برای این کار از عبارت (3) استفاده شده است که داده های ورودی را در یک آرایه از constant به نام test-data از نوع رکورد input- array ذخیره کرده است. اندازه آرایه test- data از مقادیر تعریف شده در عبارت (3) حاصل می شود که در این حالت اندازه آرایه هشت می باشد (نظیر هشت سطر) ، که هر سطر شامل سه مقدار بیت نظیرداده های رکورد input-circuit است. به این ترتیب هشت بار ورودی به مدار اعمال می شود. برای این کار در process از عبارت (7) تا (14) استفاده شده که ورودی های آرایه constant عبارت (3) را به مدار اصلی اعمال می کند.”
فهرست
فهرست
فصل اول: ساختار FPGA و کاربرد VHDLدر طراحی خودکار مدارهای دیجیتال
انواع مدارهای منطقی برنامه پذیر
مدارهای منطقی برنامه پذیرPLA
سوییچ قابل برنامه ریزی آنتی فیوز
ساختار FPGA
فصل دوم: نگاهی به زبان توصیف سخت افزار VHDL
ورودی in
عملگرهای منتطقی
عملگرهای ریاضی
عملگرهای مقایسه ای یا نسبی
عملگرهای شیفت
اعلام قطعه ها
فصل سوم: نوع (type) سیگنال در VHDL
آرایه با دو ایندکس
نوع آرایه Array type
عبارت Alias
کاربرد نوع رکورد (Record type) در برنامه های تست
فصل چهارم: برنامه های فرعی، توابع و پکیج ها
کتابخانه و پکیج Library and Pakeg
نمونه گیری از تابع در آرشیتکت برنامه VHDL
شکل کلی اندازه پارامتر و متغییر برگشت تابع
فصل پنجم: نمونه هایی از برنامه های VHDL مدارهای دیجیتال
فیلیپ فلاپ ها
ثبات ها
کنترها
حافظه های
ایندکس ها
واژه نامه انگلیسی به فارسی
نظرات
هیچ نظری برای این محصول ثبت نشده است