loader-img
loader-img-2
کتابانه
کتابانه

کتاب ارشد درس و کنکور مدارهای منطقی - گسترش علوم پایه

5 / -
وضعیت کالا : آماده ارسال
قیمت :
108,000 تومان
* تنها 2 عدد در انبار باقی مانده
افزودن به سبد خرید

کتاب درس و کنکور مدارهای منطقی (کارشناسی ارشد) تألیف علی برومند نیا و حمیدرضا مقسّمی توسط انتشارات گسترش علوم پایه به چاپ رسیده است.

مدار منطقی یکی از گرایش های رشته کامپیوتر و الکترونیک می باشد که در تمامی سیستم های دیجیتال، کامپیوتر و نرم افزار وجود دارد. مدار منطقی،  مداری است با دو ورودی منطقی که یک خروجی منطقی تولید می کند؛ این فرآیند طبق منطق بولی انجام می شود. ازاین مدار در قطعات نیمه هادی  استفاده می شود که به شناسایی قطعات کامپیوتر و طراحی دیجیتال کمک می کند. منطق بولی در ریاضیات جبری و منطق ریاضی زیر مجموعه ای از جبر بولی ایجاد می کند که به طور مشترک در همه مدارهای دیجیتالی یافت می شود که نقش آن قطع و وصل مدار می باشد.

مدار منطقی از دیودها، ترانزیستورها، قطعات الکترومغاطیسی مثل قطعات ایتیکال و رله ها تشکیل می شود که از منطق اعدا بانیری پیروی می کند. کتاب "درس و کنکور مدار های منطقی" به بررسی طراحی مدارهای ترکیبی، ثبات ها، شمارنده ها، فلیپ فلاپ ها و عناصر مربوط به آنها می پردازد. این کتاب می کوشد  با استفاده از حل مسائل مختلف و بیان نکات مهم،  مدارهای منطقی پیشرفته را آموزش دهد. نویسنده مطالب را با توضیحات کامل بیان می کند، سپس سوالات و تست های طبقه بندی شده مربوط به مباحث را به همراه پاسخ تشریحی جهت آشنایی بیشتر دانشجویان بیان می کند. کتاب حاضر تست های کنکورهای کارشناسی ارشد، سراسری و دانشگاه آزاد سال های اخیر را  تشریح کرده و سپس تمامی نکات مهم جهت حل آنها را بیان کرده است تا داوطلبان با روش حل آنها آشنا شوند.

 


فهرست


  • فصل اول: سیستم اعداد، گیت های منطقی و توابع بولی
  • فصل دوم: ساده سازی توابع بولی
  • فصل سوم: طراحی مدارهای ترکیبی
  • فصل چهارم: مدارات ترکیبی پیمانه ای
  • فصل پنجم: فلیپ فلاپ ها و عناصر مربوط به آنها
  • فصل ششم: تحلیل و طراحی مدارهای ترتیبی سنکرون
  • فصل هفتم: ثبات ها و شمارنده ها
  • فصل هشتم: طراحی مدارات ترتیبی آسنکرون
  • فصل نهم: نکات و تست های تکمیلی
  • ضمیمه 1: کنکورهای سال 1389
  • ضمیمه 2: کنکورهای سال 1390

برشی از متن کتاب


طبق جدول داده شده ورودی و خروجی های MUX1 و MUX2 در طراحی مدارات ترتیبی با MUX بصورت دیاگرام شکل زیر است. از روی دیاگرام منطقی فوق اگر حالت فعلی 00 =(t)B(t)A باشد، حالت بعدی OX=(t+1)B(t+1)A خواهد شد (ورودی های صفر مالتی پلکسر ها انتخاب می شوند)، به عبارتی حالت بعدی تابعی از ورودی x است، اگر 0=x باشد، حالت بعدی 00 و اگر 1=x باشد، حالت بعدی 01 خواهد شد، این حالت در دیاگرام گزینه های (1) و (2) و (3) دیده می شود. اگر حالت فعلی 01=(t)B(t)A باشد، حالت بعدی 1y=(t+1)B(t+1)A خواهد شد(ورودی های یک مالتی پلکسرها انتخاب می شوند)، به عبارتی حالت بعدی تابعی از ورودی y است، اگر 0=y باشد، حالت بعدی 10 و اگر y=1 باشد، حالت بعدی 11 خواهد شد، این حالت را فقط در دیاگرام گزینه ی (1) داریم. در پیاده سازی واحد کنترل فوق، ورودی های PLA شامل متغیرهای حالت فعلی و ورودی های مدار کنترل است. خروجی های PLA شامل متغیرهای حالت بعدی و خروجی های مدار کنترل می باشد. در برنامه ریزی مدار فوق حالات بی اهمیت x، در ورودی های A وA وS را می توانیم 0،1 یا - در نظر بگیریم. لازم به یادآوری است که در برنامه ریزی ماتریس ورودی PLA به ازای هر ورودی دو فیوز، یکی برای خود ورودی و دیگری مکمل آن وجود دارد و برنامه ریزی آن به صورت زیر است: علامت "0" جدول: فیوز متغیر ورودی متناظر قطع و فیوز مکمل آن سالم باقی می ماند. علامت "1" جدول: فیوز مکمل متغیر ورودی متناظر قطع و فیوز خود متغیر سالم باقی می ماند. علامت "-" جدول: هر دو فیوز متغیر ورودی قطع می شوند. برای برنامه ریزی ماتریس خروجی PLA از علایم "1" و "-"   استفاده می شود و به صورت زیر استفاده می شود: علامت "1": نگه داشتن فیوز، این حالت برای خروجی های یک جدول استفاده می شود. علامت "0": قطع فیوز، این حالت برای خروجی های صفر جدول استفاده می شود. در گزینه (1) نادرست است زیرا به عنوان مثال در خروجی سطر 6 برای T اشتباهاً برنامه ریزی شده است.

نویسندگان: دکتر علی برومندنیا - حمیدرضا مقسّمی انتشارات: گسترش علوم پایه


ثبت دیدگاه


دیدگاه کاربران

اولین کسی باشید که دیدگاهی برای "کتاب ارشد درس و کنکور مدارهای منطقی - گسترش علوم پایه" می نویسد

آخرین بازدید های شما

۷ روز ضمانت بازگشت وجه ۷ روز ضمانت بازگشت وجه
ضمانت اصالت کالا ضمانت اصالت کالا
۷ روز هفته ۲۴ ساعته ۷ روز هفته ۲۴ ساعته
امکان پرداخت در محل امکان پرداخت در محل
امکان تحویل در محل امکان تحویل در محل